Minghsin University Institutional Repository:Item 987654321/697
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 1365/1366 (100%)
造访人次 : 1343316      在线人数 : 864
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://120.105.36.38/ir/handle/987654321/697


    题名: 45 奈米等級矽應變與矽鍺通道元件之電特性與可靠度研究
    作者: 王木俊
    贡献者: 電子工程系
    关键词: 遷移率、壓縮應變、拉伸應變、接觸孔蝕刻停止層
    日期: 2012-12
    上传时间: 2013-04-16 18:32:33 (UTC+8)
    摘要: 在45 奈米節點製程中,應變矽製程技術仍是一個提升電晶體開關速度很有效
    的一個方式。在全面應變製程所製作之應變性電晶體,無法同時提升n 與p 通道
    電晶體之效能,如壓縮應變可提升p 型通道電晶體的電洞遷移率,但是卻抑制了
    n 型通道的電子遷移率。因此,局部性應變製程的研究日漸重要。然而,要將局
    部性應變製程整合至互補式金氧半場效電晶體的製作,儼然成為一項挑戰,因
    此,若要節省光罩的成本,n 型與p 型矽鍺應變通道電晶體的分析及比較是非常
    的重要。本研究將比較n 型與p 型在(110)矽基底之拉伸應力及壓縮應力之元件
    電特性分析與部分可靠性探討。
    本研究在相同的(110)矽基底上製作應變矽n 型及p 型元件,為減少矽基底與
    矽鍺通道之差排,以磊晶矽作為兩者之緩衝層;再者,以氮化矽於n-和pMOSFET
    元件閘極上覆蓋氮化矽接觸孔蝕刻停止層(Contact Etch Stop Layer,CESL),使
    用高溫熱成長化學氣相沉積(Chemical Vapor Deposition, CVD)氮化矽層產生拉
    伸應力; 採用電漿增強式化學氣相沉積(Plasma Enhanced Chemical Vapor
    Deposition, PECVD)氮化矽層來完成壓縮應力。量測n 型及p 型元件在拉伸和壓
    縮應力下的電性特性,進一步分析製程對元件的影響,並找出可能之製程以滿足
    互補式金氧半場效電晶體之製程。
    显示于类别:[電子工程系] 校內專題研究計畫

    文件中的档案:

    档案 描述 大小格式浏览次数
    王木俊-成果報告.pdf2420KbAdobe PDF325检视/开启


    在MUSTIR中所有的数据项都受到原著作权保护.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈